EDAxpert a été fondé par des experts de l'EDA et des méthodologies de conception pour circuits intégrés numériques.
Voyez qui ils sont et quelle est leur expérience.
Olivier FLORENT
Je suis un consultant indépendant avec plus de 20 ans d'expérience dans les méthodologies de conception pour "System On Chip" et le développement d'outils de conception pour les circuits intégrés numériques dans des entreprises majeures de la micro-électronique.
J'ai acquis une grande expérience dans l'assemblage RTL, la synthèse et la vérification, la gestion et la qualité des blocs IPs, la conception en vue du test, l'implémentation physique, ainsi que plusieurs autres domaines liés aux "System On Chip" comme la norme IP-XACT, la prise en compte de la puissance consommée, les outils de gestion de données ou encore le suivi d’exécution des tâches .
Je sais communiquer efficacement et j'ai l'habitude de travailler dans des environnements multi-culturels, ayant supporté d'importants groupes de concepteurs sur plusieurs pays dans l'utilisation d'outils et de technologies diverses.
L'innovation, la flexibilité et la confiance sont des principes qui guident mon implication professionnelle.
Je vis près de Grenoble, et je suis disponible pour des missions en France ou en Europe.
Pour plus d'infos sur moi vous pouvez aussi consulter ma page linkedIn
Expérience
Voici quelques projets importants que j'ai piloté :
Développement de flow et d'outils
- Plateforme de conception utilisée par plus de 100+concepteurs et qui automatise le flow de génération et de packaging des IP digitales. Cela couvre la création des vues IP-XACT, la certification RTL, la synthèse physique ou logique, l'insertion de test et les vérifications associés, la mise en forme des données et bien d'autres étapes nécessaires à la production des délivrables IP avec une qualité maximum.
- Bénéfices : amélioration de la productivité (cycle divisé par 5), amélioration de la qualité (mise en commun des bonnes pratiques et des critères), standardisation.
- Compilateur de design supportant de nombreux outils EDA (de la vérification à l'implémentation) et pouvant s'appuyer sur différents outils de gestion de données.
- Bénéfices : productivité (Compilation pousse bouton pour la plupart des outils, en incluant les librairies, les conditions, ...). Inter opérabilité et portabilité entre équipes même si elles utilisent différents outils de gestion de données.
- Automatisation des flows de synthèse logique/physique et de l'insertion de test pour les IPs et les blocs de System-on-Chip.
- Bénéfices : Optimization des temps de synthèse, qualité constante pour toutes les équipes, partage des standards de conception (horloges, contraintes, test).
- Introduction et déploiement d'un flow d'assemblage SoC (RTL) et Soc virtuel (TLM) basé sur la norme IP-XACT.
- Bénéfices : Assemblage correct par construction, réutilisation entre le modèle RTL et le modèle virtuel (TLM).
- Developpement et introduction des flows de "RTL restructuring" pour la manipulation automatique de la hiérarchie du RTL.
- Bénéfices : Permet des changements tardifs dans la hiérarchie du design pour prendre en compte des contraintes de temps/taille/consommation sans avoir à retoucher le RTL.
Écosystème EDA
- Gestion du budget EDA et des licences (> 20M$ par an) pour une grande division d'un leader des semi-conducteurs.
- Gestion du support et pilotage des méthodologies de conception pour plusieurs équipes dans leur utilisation quotidienne des outil Synopsys, Cadence, Mentor, Atrenta, Dassault system et de nombreux autres fournisseurs EDA. Cela inclut la définition des flows, la formation, la gestion des anomalies, la documentation, le développement de solutions temporaires et l'interface avec les fournisseurs.
- Plusieurs partenariats avec des fournisseurs EDA avec entre autres la synthèse physique avec Synopsys, l'assemblage basé sur la norme IP-XACT avec Synopsys et Atrenta, la gestion des données de design avec MatrixOne/Dassault, la mesure et le suivi de qualité des IPs avec Satin-IP technologies, les flow de "RTL restructuring" avec Atrenta.
- Des contributions à la norme Accellera / IP-XACT à travers le "Standard Extension working group" (Extensions pour le prototypage physique).
Références
Voici quelques publications auxquelles j'ai contribué
- DAC user track 2014: Effective RTL Coding Rules to Avoid Simulation Shoot-Thru
- DASIP 2012 : Impact of High-level Transforms for High-level Synthesis for Motion Detection Algorithm,
- DAC user track 2012 : RTL Restructuring With Atrenta GenSys
- DAC user track 2009 : Enabling IP Quality Closure at STMicroelectronics with VIP Lane
- SNUG 2006 : 65 nm SoC design based on an emerging standard: SPIRIT
- DATE 2006 : Industrially proving the SPIRIT consortium specifications for design chain integration
- EEtimes 2002 : Data management allows collaborative engineering
- Thèse de docteur en Infromatique de l'uivesité Paris 6 en 1998 : Une méthode de test des circuits intégrés, basée sur un découpage structurel peu recouvrant
- Co-lauréat en 1994 du “SEYMOUR-CRAY – SPECIAL TEAM AWARD” pour le développement de la chaine de CAO ALLIANCE : CAD System for VLSI designs, Paris, France